Transmissão de dados do sor da câmera--DVP, SPI e MIPI

April 20, 2022

últimas notícias da empresa sobre Transmissão de dados do sor da câmera--DVP, SPI e MIPI

Transmissão de dados do sor da câmera--DVP, SPI e MIPI

(1) transmissão de dados paralela DVP

últimas notícias da empresa sobre Transmissão de dados do sor da câmera--DVP, SPI e MIPI  0

Peça de controle: PWDN (controle de poder), RST (restauração), MCLK é o pulso de disparo principal fornecido pelo BB,
Ônibus de I2C (I2C_CLK, I2C_SDA, registro do sensor do controle)
Peça da fonte de alimentação (fonte de alimentação em dois sentidos): AVDD (2.7~3.0V), IOVDD (1.7~3.0V)
Peça da saída de DVP: Vsync (sinal de sincronização), Hsync do quadro (linha sinal de sincronização), PCLK (pulso de disparo) do pixel, linha de dados dos dados (de 8 bits ou 10 mordeu) – os dados originais do RGB transmitidos

últimas notícias da empresa sobre Transmissão de dados do sor da câmera--DVP, SPI e MIPI  1

Diagrama de sincronismo de Vsync (sinal de sincronização do quadro) e de Hsync (sinal de sincronização horizontal)
Na figura: identificação do encabeçamento do quadro, identificação da extremidade de quadro (gerada pelas bordas de aumentação e de queda do vsync respectivamente)
Linha identificação principal, linha identificação da extremidade (gerada pelas bordas de aumentação e de queda do hsync respectivamente)

PCLK: é o sinal de pulso de disparo da sincronização do pixel, cada PCLK corresponde a um pixel;
VSYNC: é o sinal de sincronização vertical. Tomando o nível elevado ativo como um exemplo, VSYNC está ajustado alto até que esteja puxado baixo, e toda a saída de dados da imagem por esta seção forma um quadro;
HSYNC: é a linha sinal de sincronização. Diga o receptor: todas as saídas do sinal recebidas pelo receptor durante o período válido de “HSYNC” pertencem à mesma linha;
A porta paralela transmite sinais do nível do CMOS. O sensor que apoia somente a porta paralela DVP pertence aos produtos baixo da gama e velhos. Os sensores novos apoiam geralmente uma transmissão mais rápida de SPI ou de MIPI.

(2) SPl paralelo da transmissão de dados

últimas notícias da empresa sobre Transmissão de dados do sor da câmera--DVP, SPI e MIPI  2

O modo de pacote com encabeçamento do quadro tem 1bit, 2bit, 4bit que recebe o formato:
1bit
Data0 7 6 5 4 3 2 1 0
2bit
Data0 7 5 3 1
Data1 6 4 2 0
4bit
Data0 7 3
Data1 6 2
Data2 5 1
Data3 4 0
A composição de um quadro do pacote de dados:

últimas notícias da empresa sobre Transmissão de dados do sor da câmera--DVP, SPI e MIPI  3

transmissão de dados (3) de série MIPI

MIPI é um standard aberto para os processadores de aplicação móveis iniciados pelo MIPI Alliance, e o protocolo MIPI-CSI-2 é um secundário-protocolo do protocolo de MIPI Alliance, que é projetado especialmente para a relação da microplaqueta da câmera. Devido a seu consumo da alta velocidade e da baixa potência, a vasta gama de aplicações, a SI, a Samsung, a Qualcomm e a outras plataformas são equipados com a relação de MIPI

últimas notícias da empresa sobre Transmissão de dados do sor da câmera--DVP, SPI e MIPI  4

Diagrama de sincronismo da transmissão de dados:

últimas notícias da empresa sobre Transmissão de dados do sor da câmera--DVP, SPI e MIPI  5

A composição de um quadro do pacote de dados:

últimas notícias da empresa sobre Transmissão de dados do sor da câmera--DVP, SPI e MIPI  6